TE
TE
IICARUS
Guest
Nee wird bei mir aufgegliedert.. meine es kommt aber vom Board bei mir.
Anhang anzeigen 1034301
ENDSPURT....
So kann ich es lassen... hier nochmals alles zusammen gefasst.
3866 MHz 17-18-18-32 mit 1,375v | IO: 1,175v | SA: 1,200v
Timings:
LInx
Anhang anzeigen 1034305
AIDA64 Extreme
Anhang anzeigen 1034307
hyper_pi
Anhang anzeigen 1034308
Kann es morgen ja mal mit 3900 MHz versuchen.
Ansonsten lasse ich es jetzt so.
EDIT: Bin jetzt doch das ganze nochmals mit 3900 MHz am testen.
Habe praktisch nur auf 3900 MHz umgestellt und den Rest beibehalten.
Für den Linx Test habe ich aber diesmal ein AVX-Offset von 3 gesetzt, damit die Temperatur unter 90°C bleibt.
EDIT: Sieht bisher gut aus...
Anhang anzeigen 1034327
Fortsetzung folgt...
Anhang anzeigen 1034301
ENDSPURT....
So kann ich es lassen... hier nochmals alles zusammen gefasst.
3866 MHz 17-18-18-32 mit 1,375v | IO: 1,175v | SA: 1,200v
Timings:
DRAM Voltage [1.375]
CPU VCCIO Voltage [1.17500]
CPU System Agent Voltage [1.20000]
Maximus Tweak [Mode 2]
DRAM CAS# Latency [17]
DRAM RAS# to CAS# Delay [18]
DRAM RAS# ACT Time [32]
DRAM Command Rate [2N]
DRAM RAS# to RAS# Delay L [7]
DRAM RAS# to RAS# Delay S [5]
DRAM REF Cycle Time [345]
DRAM Refresh Interval [16667]
DRAM WRITE Recovery Time [17]
DRAM READ to PRE Time [9]
DRAM FOUR ACT WIN Time [17]
DRAM WRITE to READ Delay [5]
DRAM WRITE to READ Delay L [9]
DRAM WRITE to READ Delay S [7]
DRAM CKE Minimum Pulse Width [7]
DRAM Write Latency [16]
tRDRD_sg [6]
tRDRD_dg [4]
tRDWR_sg [13]
tRDWR_dg [13]
tWRWR_sg [6]
tWRWR_dg [4]
tWRRD_sg [30]
tWRRD_dg [23]
tRDRD_dr [6]
tRDRD_dd [7]
tRDWR_dr [13]
tRDWR_dd [14]
tWRWR_dr [9]
tWRWR_dd [9]
tWRRD_dr [7]
tWRRD_dd [7]
TWRPRE [33]
TRDPRE [6]
tREFIX9 [110]
OREF_RI [64]
CPU VCCIO Voltage [1.17500]
CPU System Agent Voltage [1.20000]
Maximus Tweak [Mode 2]
DRAM CAS# Latency [17]
DRAM RAS# to CAS# Delay [18]
DRAM RAS# ACT Time [32]
DRAM Command Rate [2N]
DRAM RAS# to RAS# Delay L [7]
DRAM RAS# to RAS# Delay S [5]
DRAM REF Cycle Time [345]
DRAM Refresh Interval [16667]
DRAM WRITE Recovery Time [17]
DRAM READ to PRE Time [9]
DRAM FOUR ACT WIN Time [17]
DRAM WRITE to READ Delay [5]
DRAM WRITE to READ Delay L [9]
DRAM WRITE to READ Delay S [7]
DRAM CKE Minimum Pulse Width [7]
DRAM Write Latency [16]
tRDRD_sg [6]
tRDRD_dg [4]
tRDWR_sg [13]
tRDWR_dg [13]
tWRWR_sg [6]
tWRWR_dg [4]
tWRRD_sg [30]
tWRRD_dg [23]
tRDRD_dr [6]
tRDRD_dd [7]
tRDWR_dr [13]
tRDWR_dd [14]
tWRWR_dr [9]
tWRWR_dd [9]
tWRRD_dr [7]
tWRRD_dd [7]
TWRPRE [33]
TRDPRE [6]
tREFIX9 [110]
OREF_RI [64]
Anhang anzeigen 1034305
AIDA64 Extreme
Anhang anzeigen 1034307
hyper_pi
Anhang anzeigen 1034308
Kann es morgen ja mal mit 3900 MHz versuchen.
Ansonsten lasse ich es jetzt so.
EDIT: Bin jetzt doch das ganze nochmals mit 3900 MHz am testen.
Habe praktisch nur auf 3900 MHz umgestellt und den Rest beibehalten.
Für den Linx Test habe ich aber diesmal ein AVX-Offset von 3 gesetzt, damit die Temperatur unter 90°C bleibt.
EDIT: Sieht bisher gut aus...
Anhang anzeigen 1034327
Fortsetzung folgt...
Zuletzt bearbeitet von einem Moderator: