Frage zu X570 PCIe Lane-Sharing

RolandR

Kabelverknoter(in)
Hello zusammen,

wollte mal Fragen wie es um das Lane-Sharing bei PCIe 4.0 auf X570 mit einem R3000 steht im Zusammenhang mit PCIe 2.0/3.0 Devices.
Beispiel:

PCIe Slot 1 steckt eine 1080ti mit PCIe 3.0 16x
PCIe Slot 2 steckt eine AVermedia Gamer 4K mit PCIe 2.0 4x

...werden die Karten dann mit...

...Slot 1: PCIe 4.0 8x und Slot 2: PCIe 4.0 1x...
...oder...
...Slot 1: PCIe 4.0 8x und Slot 2: PCIe 4.0 "8x"...

...angebunden oder wie sieht das genau aus?
Slot 3/4/5 (soweit vorhanden) teilen sich ja mit dem Chipsatz die 4 PCIe 4.0 Lanes, right?

Wenn alles PCIe 4.0 wäre ist's denke ich klar, da kommt dann einfach nur 8x/"8x" auf beiden an.

Im Video von PCGH beim release von Ryzen 3000 klang es so als könnte das was ich geschrieben habe Sinn ergeben :ugly:

Grüße
RR
 
Das System ist nicht dynamisch.
Egal was Du steckst, es fallen immer 8 Lanes im 1. Slot weg, wenn Du einen Slot belegst, der die Lanes mit dem 1. Slot teilt.
Zwischen den Slots ist einfach nur ein Router der sagt: Die 8 Lanes zum 1. Slot wenn nix im 2. oder die 8 Lanes zum 2. Slot wenn belegt. Ob dann nur 1x oder 8x ist völlig wumpe. Es wird dann 8x 1x belegt sein (weil die 2. Karte ja nix mit den anderen 7 Lanes anfangen kann, und auch nicht mit PCIe4.0).
 
Danke erst Mal für die schnelle Antwort, klingt auf jeden Fall logisch bezüglich der 8x zu 8x Aufteilung, also alles beim Alten :D

Im Prinzip war's reines Interesse ob ggf. ein dynamisches Routing stattfindet bzw. ob es einen unterschied macht ob 2 verschiedene PCIe Generationen in den Slots stecken,
nicht das er plötzlich anfängt alles auf PCIe 2.0 zu stellen weil die Sonne und der Mond gerade in der falschen Konstellation auf das Mainboard scheinen.
Sofern das genauso Wumpe ist hat sich das glaube ich geklärt :)

*edit* also würde weiterhin PCIe 4.0 anliegen mit weniger Lanes in der Theorie
 
Soviel ich weiß wird der erste Steckplatz mit 16 Lanes von der CPU versorgt. Ebenso der erste M2-Slot mit vier Lanes von der CPU. Das würde bedeuten, dass die anderen PCIe-Slots vom Chipsatz mit Lanes versorgt werden. Dieser stellt 16 Leitungen zur Verfügung (plus 4 vom Chipsatz zur CPU. Warum sollten dann die 16 Lanes vom ersten PCIe-Slot halbiert werden, wenn die Schnittstellenkarte in Steckplatz 2 eingesteckt wird? So ganz klar ist mir das nicht.
 
Das sind die SLI Boards. Da werden zwei Slots mit x8 von der CPU versorgt damit SLI funktioniert :-)
Da nur 16 Lanes vorhanden sind aber zwei Slots versorgt werden müssen, leitet man 8 Lanes um.
 
Damit ich das richtig verstehe:

Ich hab vor mir das Gigabyte Aorus Master zu holen.
Dort würden dann die 16 Lanes der Graka und die 4 Lanes der geplanten ersten M.2 SSD die 20 der CPU belegen.
Wenn ich nun meine sowieso vorhanden Soundkarte in den 1xSlot stecke wird diese vom Chipsatz versorgt?
 
Habe das leider inzwischen von Gigabyte bestätigt bekommen. Da wird doch auf einem Board welches insgesamt nur 3 PCIe-Steckplätze hat, Lanesharing zwischen 1. und 2. Slot betrieben. Wenn man also die Grafikkarte mit 16 Leitungen angeschlossen haben möchte, muss man den 2. Slot leer lassen. Damit bleibt nur noch ein Steckplatz für z.B. eine TV- oder Soundkarte.
Das wars dann für mich. Ich muss doch zu einem Board mit Lüfter greifen. Zum Glück hat Gigabyte mittlerweile UEFIs rausgebracht, welche auch einen Silent-Modus implementiert haben.
 
Zurück