OnionRings
Gesperrt
Hallo,
die erste Am4 Apu wird bei Geizhals gelistet.
Ein gewisser Amd A6 9500, Datenblatt:
Typ: Dual-Core "Bristol Ridge" • Basistakt: 3.50GHz • Turbotakt: 3.80GHz • TDP: 65W • Fertigung: 28nm • Interface: UMI, 5GT/s • L2-Cache: 1MB shared • L3-Cache: N/A • Stepping: AB-A1 • Einführung: 09/2016 • IGP: AMD Radeon R5 • IGP-Takt: 1029MHz • IGP-Interface: HDMI 2.0 + DisplayPort 1.2 • IGP-Rechenleistung: 790GFLOPS, 384 Shader-Einheiten • PCIe 3.0 Lanes: 8x • Sockel: AM4, max. 1 CPU • Speichercontroller: Dual Channel PC4-19200U (DDR4-2400) • Speicherbandbreite: 38.4Gb/s • Features: MMX, SSE, SSE2, SSE3, SSSE3, SSE4, SSE4.1, SSE4.2, SSE4a, AES, AVX, AVX2, BMI, BMI1, BMI2, F16C, FMA3, FMA4, TBM, XOP, AMD64, AMD-V, EVP, AMD Turbo Core, AMD PowerNow!, AMD Enduro, AMD StartNow, AMD FreeSync, DirectX 12, AMD Mantle, Vulcan, MJPEG Decode, H.265 decode, VP9 decode
die erste Am4 Apu wird bei Geizhals gelistet.
Ein gewisser Amd A6 9500, Datenblatt:
Typ: Dual-Core "Bristol Ridge" • Basistakt: 3.50GHz • Turbotakt: 3.80GHz • TDP: 65W • Fertigung: 28nm • Interface: UMI, 5GT/s • L2-Cache: 1MB shared • L3-Cache: N/A • Stepping: AB-A1 • Einführung: 09/2016 • IGP: AMD Radeon R5 • IGP-Takt: 1029MHz • IGP-Interface: HDMI 2.0 + DisplayPort 1.2 • IGP-Rechenleistung: 790GFLOPS, 384 Shader-Einheiten • PCIe 3.0 Lanes: 8x • Sockel: AM4, max. 1 CPU • Speichercontroller: Dual Channel PC4-19200U (DDR4-2400) • Speicherbandbreite: 38.4Gb/s • Features: MMX, SSE, SSE2, SSE3, SSSE3, SSE4, SSE4.1, SSE4.2, SSE4a, AES, AVX, AVX2, BMI, BMI1, BMI2, F16C, FMA3, FMA4, TBM, XOP, AMD64, AMD-V, EVP, AMD Turbo Core, AMD PowerNow!, AMD Enduro, AMD StartNow, AMD FreeSync, DirectX 12, AMD Mantle, Vulcan, MJPEG Decode, H.265 decode, VP9 decode
Zuletzt bearbeitet: